作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
LV/HV Twin-Well BiCMOS[B]技术能够实现低压5 V与高压100~700 V(或更高)兼容的BiCMOS工艺.为了便于高低压MOS器件兼容集成,采用具有漂移区的偏置栅结构的HV MOS器件.改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到高电压.采用MOS集成电路芯片结构设计、工艺与制造技术,依该技术得到了芯片制程结构.
推荐文章
32通道256级灰度高压驱动芯片HV632
高压驱动
脉宽调制
场致发光显示器
Max+Plus II
基于HV9910B的LED降压驱动电路设计研究
恒流驱动电路
降压驱动
LED照明
HVPP10B
话语标记语well的语用功能
话语标记语
well
语用功能
动态性
0.5μm高速BiCMOS的工艺研究
BiCMOS工艺
SIC技术
Si3N4/SiO2复合侧墙
超薄内基区
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 LV/HV Twin-Well BiCMOS[B]芯片与制程结构
来源期刊 集成电路应用 学科 工学
关键词 集成电路制造 偏置栅结构 LV/HVTwin-WellBiCMOS[B]芯片 制程结构
年,卷(期) 2018,(4) 所属期刊栏目
研究方向 页码范围 46-50
页数 5页 分类号 TN405
字数 3287字 语种 中文
DOI 10.19339/j.issn.1674-2583.2018.04.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 潘桂忠 19 50 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (11)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(1)
  • 二级参考文献(1)
2016(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(8)
  • 参考文献(3)
  • 二级参考文献(5)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
集成电路制造
偏置栅结构
LV/HVTwin-WellBiCMOS[B]芯片
制程结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路应用
月刊
1674-2583
31-1325/TN
16开
上海宜山路810号
1984
chi
出版文献量(篇)
4823
总下载数(次)
15
论文1v1指导