基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
阵列众核处理器由于其较高的计算性能和能效比已经广泛应用于高性能计算领域.而要构建未来高性能计算系统处理器必须解决严峻的“访存墙”挑战以及核心协同问题.通常的阵列处理器,其核心多采用单线程结构,以减少开销,但是对访存提出了较高的要求.引入硬件同时多线程技术,针对实验中单核心多线程二级Cache利用率较低的问题,提出了一种共享二级Cache划分机制.经实验模拟,通过上述优化的共享二级Cache划分机制,二级指令Cache失效率下降18.59%,数据Cache失效率下降6.60%,整体CpI性能提升达到10.1%.
推荐文章
众核处理器cache一致性研究综述
cache一致性协议
众核处理器
瓦片化结构
NUCA
多线程非阻塞指令Cache设计
多线程
非阻塞
Cache
SystemVerilog仿真模型
同时多线程处理器的指令调度器设计
多核处理器
同时多线程
动态调度
图形处理算法
指令级并行
线程级并行
多核多线程处理器二级Cache预取结构的设计
混合预取
多核多线程
二级Cache
命中率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种多线程阵列众核处理器的二级Cache划分机制
来源期刊 计算机工程与科学 学科 工学
关键词 阵列众核处理器 同时多线程 共享二级Cache划分机制
年,卷(期) 2019,(3) 所属期刊栏目 高性能计算
研究方向 页码范围 400-408
页数 9页 分类号 TP303
字数 6778字 语种 中文
DOI 10.3969/j.issn.1007-130X.2019.03.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李宏亮 38 153 5.0 12.0
2 朱蕾 3 0 0.0 0.0
3 陈逸飞 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
阵列众核处理器
同时多线程
共享二级Cache划分机制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导