基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现不同信道条件下的信道编码硬件实现方案,本文构造了一种码率兼容的空间耦合低密度奇偶校验(SC-LDPC)码,并进行了编码器与译码器的现场可编程门阵列(FPGA)实现.编码器采用部分校验子前项编码算法进行不同码率的快速递归编码.译码器采用最小和算法,结合分层译码结构完成译码.该设计在Xilinx xc7k325tffg900-2芯片上进行测试,实现了3种不同码率的空间耦合LDPC码的编码与译码功能,具有良好的译码性能和较低的资源占用率.
推荐文章
多码长码率兼容的多元LDPC码及编码器设计
多码长码率兼容
多元LDPC
编码器
5G
码率兼容的LDPC译码器高层次综合实现
低密度奇偶校验码
最小和译码算法
高层次综合
FPGA实现
多码率并行LDPC编码器的设计与实现
低密度奇偶校验码
多码率
并行编码器
一种高效的多码率LDPC译码器的设计
LDPC
CMMB
最小和算法
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 码率兼容空间耦合LDPC码编码器与译码器设计
来源期刊 应用科技 学科 工学
关键词 空间耦合LDPC 码率兼容 编码器 部分校验子前项 译码器 最小和算法 分层译码算法 现场可编程门阵列
年,卷(期) 2020,(6) 所属期刊栏目 现代电子技术
研究方向 页码范围 23-29
页数 7页 分类号 TN911.22
字数 语种 中文
DOI 10.11991/yykj.202008008
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
空间耦合LDPC
码率兼容
编码器
部分校验子前项
译码器
最小和算法
分层译码算法
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
应用科技
双月刊
1009-671X
23-1191/U
大16开
哈尔滨市南通大街145号1号楼
14-160
1974
chi
出版文献量(篇)
4861
总下载数(次)
7
总被引数(次)
21528
论文1v1指导