基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于40 nm CMOS工艺,设计了一款625 MS/s、12 bit双通道时间交织模数转换器(ADC).单通道ADC采用了前端无采保模块的流水线架构以降低系统功耗.系统采用了宽带高线性度前级驱动电路以及高速高精度栅压自举开关以保证交织系统的有效输入带宽.一种基于辅助通道的后台校正算法被用于校正通道间采样时间失配,该后台校正方法可适用于完全随机输入信号.芯片核心面积为0.69 mm2.后仿真结果表明,该625 MS/s、12 bit时间交织ADC在全速率下进行奈奎斯特采样,系统无杂散动态范围(SFDR)为67 dB,信号-失真噪声比(SNDR)为58.5 dB,功耗为295 mW,满足设计指标,证明了设计的有效性.
推荐文章
双通道可重构14 bit 125 MS/s流水线ADC
流水线模数转换器
可重构
时间交织
电流模发送器
超高速时间交织ADC通道失配后台校准算法
后台校准
TIADC
失调失配
增益失配
时钟失配
一种用于无线收发机的11bit150MS/s Sub-range SAR ADC IP
模数转换器
sub-rangeSAR
自举开关
低功耗
时间交织流水线 ADC的双采样保持电路设计
双采样保持电路
栅压自举开关
流水线ADC
时间交织
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 625 MS/s、12 bit双通道时间交织ADC的设计研究
来源期刊 电子测量与仪器学报 学科
关键词 时间交织 流水线ADC 栅压自举开关 采样时间失配
年,卷(期) 2021,(3) 所属期刊栏目 学术论文|PAPERS
研究方向 页码范围 105-114
页数 10页 分类号 TN432|TN453
字数 语种 中文
DOI 10.13382/j.jemi.B2103851
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (3)
参考文献  (16)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(4)
  • 参考文献(3)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(3)
  • 参考文献(0)
  • 二级参考文献(3)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(4)
  • 参考文献(4)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(2)
  • 参考文献(2)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时间交织
流水线ADC
栅压自举开关
采样时间失配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量与仪器学报
月刊
1000-7105
11-2488/TN
大16开
北京市东城区北河沿大街79号
80-403
1987
chi
出版文献量(篇)
4663
总下载数(次)
23
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导