基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足嵌入式设备小面积高性能的需求,设计一种基于开源RISC-V指令集的32位可综合乱序处理器.处理器包括分支预测、相关性处理等关键技术,支持RISC-V基本整数运算、乘除法以及压缩指令集.采用具有顺序单发射、乱序执行、乱序写回等特性的三级流水线结构,运用哈佛体系结构及AHB总线协议,可满足并行访问指令与数据的需求.在Artix-7(XC7A35T-L1CSG324I)FPGA开发板上以50 MHz时钟频率完成功能验证,测试功耗为7.9 mW.实验结果表明,在SMIC 110 nm的ASIC技术节点上进行综合分析,并在同等条件下与ARM Cortex-M3等处理器进行对比,该系统面积减少64%,功耗降低0.57 mW,可用于小面积低功耗的嵌入式领域.
推荐文章
基于RISC-V的卷积神经网络处理器设计与实现
处理器
卷积神经网络
定制指令集
RISC-V
RISC-V处理器远程监测系统终端设计
RISC-V
GD32VF103
GPRS
SIM800C
远程监测
HLW8012
五级流水线RISC-V处理器的研究与性能优化
RISC-V
5级流水线
性能
CoreMark
存储架构
AHB
一种嵌入式RISC微处理器的整数部件设计
微处理器
NPUARM
ALU
乘法器
桶式移位器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式RISC-V乱序执行处理器的研究与设计
来源期刊 计算机工程 学科 工学
关键词 RISC-V指令集 嵌入式应用 乱序处理器 微体系结构 三级流水线
年,卷(期) 2021,(2) 所属期刊栏目 体系结构与软件技术
研究方向 页码范围 261-267,284
页数 8页 分类号 TP332
字数 语种 中文
DOI 10.19678/j.issn.1000-3428.0057141
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC-V指令集
嵌入式应用
乱序处理器
微体系结构
三级流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导