基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
依据DVB-S标准的高斯信道下对RS(204,188)+CC(2,1,7)+卷积交织级联编译码算法性能评估时,发现基于Matlab软件搭建通信系统仿真模型时,在信源数据量偏大时,获取完整级联编译码算法系统的仿真结果需要耗费几十分钟甚至几个小时.为实现快速获取级联编译码在不同信噪比下的性能分析验证,将FPGA技术与上位机软件相结合,设计了基于半实物仿真的编译码性能验证系统.系统测试及分析表明,级联编译码硬件板级实测性能与Matlab仿真性能保持在误差范围0.5dB内,信源长度为10010624bit时,在30s内即可完成单次性能仿真与数据上传,可靠性与实时性好,可用于信道编译码性能分析验证研究.
推荐文章
基于FPGA的信道编译码系统设计
信号处理
编码
译码
FPGA
导弹制导半实物仿真的工程化研究
半实物仿真
工程化
文档
导弹制导
基于半实物仿真的视线角速度估计参数设计
捷联制导
视线角速度估计
制导部件时间同步
半实物仿真
基于半实物仿真的组合导航系统抗侧风设计
组合导航
MEMS
侧滑角
H_∞滤波
半实物仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于半实物仿真的信道编译码性能验证系统
来源期刊 制造业自动化 学科 工学
关键词 DVB-S RS 卷积编码 Viterbi译码
年,卷(期) 2022,(4) 所属期刊栏目 检测与监控
研究方向 页码范围 62-65
页数 4页 分类号 TN911.22
字数 语种 中文
DOI 10.3969/j.issn.1009-0134.2022.04.015
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2022(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DVB-S
RS
卷积编码
Viterbi译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
制造业自动化
月刊
1009-0134
11-4389/TP
大16开
北京德胜门外教场口1号
2-324
1979
chi
出版文献量(篇)
12053
总下载数(次)
12
总被引数(次)
59694
论文1v1指导