作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文通过对可调延迟器为例的有限状态机的设计分析,比较了MSI的逻辑设计与LSI、VLSI的系统设计,并且给出基于通用逻辑阵列的系统设计步骤及其具体实现,反映了半定制设计的优越性.
推荐文章
基于有限状态机的反延时保护逻辑建模与仿真
反延时保护
有限状态机
建模
仿真
Saber
应用有限状态机在数字系统中实现逻辑控制
有限状态机FSM
VHDL
控制
AD574
用STATECAD快速设计有限状态机
有限状态机
STATECAD
VHDL
有限状态机的建模与优化设计
有限状态机
Verilog HDL
仿真
综合
优化设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向通用逻辑阵列的有限状态机的设计
来源期刊 电子工程师 学科 工学
关键词 逻辑 阵列 状态
年,卷(期) 1998,(2) 所属期刊栏目 新技术介绍
研究方向 页码范围 31-34
页数 4页 分类号 TP3
字数 1530字 语种 中文
DOI 10.3969/j.issn.1674-4888.1998.02.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李兵 3 16 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
逻辑
阵列
状态
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导