原文服务方: 微电子学与计算机       
摘要:
文章先讲述了锁相环的基本原理以及相关的数学基础,接着介绍了经典锁相环在高性能处理器时钟产生中的应用,并对模拟压控振荡器的类型以及噪声类型及其抑制两方面作了小结,随后介绍了新发展的全数字锁相环在时钟产生中的应用,最后总结全文并对两种锁相结构性能特征以及锁相技术发展趋势作了介绍.
推荐文章
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
锁相环在糖液浓度传感器中的应用
传感器
锁相环
调制
解调
数字锁相环的优化设计与应用
数字锁相环(DPLL)
数字微分
数字鉴相器
数字环路滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 锁相环在处理器时钟设计中的应用
来源期刊 微电子学与计算机 学科
关键词 字:锁相环 时钟产生 频率合成 相位同步 噪声抑制 时钟偏斜相位抖动
年,卷(期) 2002,(6) 所属期刊栏目 应用与开发
研究方向 页码范围 32-38
页数 7页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2002.06.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈绪榜 152 962 15.0 25.0
2 杨丰林 2 23 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (5)
节点文献
引证文献  (10)
同被引文献  (1)
二级引证文献  (8)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(2)
  • 参考文献(2)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(2)
  • 引证文献(1)
  • 二级引证文献(1)
2007(6)
  • 引证文献(2)
  • 二级引证文献(4)
2010(4)
  • 引证文献(2)
  • 二级引证文献(2)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
字:锁相环
时钟产生
频率合成
相位同步
噪声抑制
时钟偏斜相位抖动
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导