原文服务方: 科技与创新       
摘要:
本文主要设计了基于相位控制技术的时钟恢复系统的PLL锁相环路.分别对各单元电路结构棗鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器进行设计.采用2.5V,0.25μm First Sillcon CMOS工艺来实现,并在SPICE平台下进行仿真.仿真结果表明,该PLL环路的锁定时间仅为2.4us,并且输出的频谱呈现出较高的纯度,具有高速、低噪声的特点.
推荐文章
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
锁相环在处理器时钟设计中的应用
字:锁相环
时钟产生
频率合成
相位同步
噪声抑制
时钟偏斜相位抖动
基于数字锁相环的温控变频电路设计
数字锁相环
相位同步
温度控制
频率变换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于时钟恢复系统中的锁相环电路的设计
来源期刊 科技与创新 学科
关键词 锁相环 电荷泵 噪声
年,卷(期) 2008,(17) 所属期刊栏目 电子设计
研究方向 页码范围 293-295
页数 3页 分类号 TN911.8
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.17.120
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾云 102 899 13.0 27.0
2 张红南 25 100 5.0 8.0
3 黄雅攸 6 13 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (37)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
电荷泵
噪声
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
湖南省自然科学基金
英文译名:Natural Science Foundation of Hunan Province
官方网址:http://jj.hnst.gov.cn/
项目类型:一般面上项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导