基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种用现场可编程门阵列FPGA实现Manchester编码器的VHDL设计方案,给出了一些重要模块的VHDL源代码.该设计方案已经用QuartusII综合通过,并适配到具体的FPGA器件APEX20KE系列,时序仿真结果与理论相吻合,时序分析表明数据传输率可达22.5 Mb/s.
推荐文章
Manchester编码器的VHDL设计
Verilog硬件描述语言
曼切斯特码
编码器
基于FPGA的多码率卷积编码器设计与实现
多码率卷积编码
现场可编程阵列
信道编码
用FPGA实现RS编码器
FPGA
VHDL
RS码
编码器
CCSDS中LDPC码编码器的FPGA设计与实现
CCSDS
LDPC
通用编码器
多码率
FPGA实现
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Manchester编码器的FPGA设计与实现
来源期刊 电子科技大学学报 学科 工学
关键词 曼彻斯特编码器 硬件描述语言 现场可编程门阵列 综合 仿真
年,卷(期) 2003,(3) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 324-327
页数 4页 分类号 TN431.2
字数 1819字 语种 中文
DOI 10.3969/j.issn.1001-0548.2003.03.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周东 电子科技大学宽带光纤传输与通信系统技术国家重点实验室 26 181 8.0 12.0
2 余敬东 电子科技大学宽带光纤传输与通信系统技术国家重点实验室 14 83 5.0 8.0
3 陈新坤 电子科技大学宽带光纤传输与通信系统技术国家重点实验室 1 22 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (22)
同被引文献  (40)
二级引证文献  (33)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(3)
  • 引证文献(1)
  • 二级引证文献(2)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(10)
  • 引证文献(6)
  • 二级引证文献(4)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(6)
  • 引证文献(3)
  • 二级引证文献(3)
2012(3)
  • 引证文献(2)
  • 二级引证文献(1)
2013(8)
  • 引证文献(2)
  • 二级引证文献(6)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(5)
  • 引证文献(1)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
曼彻斯特编码器
硬件描述语言
现场可编程门阵列
综合
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技大学学报
双月刊
1001-0548
51-1207/T
大16开
成都市成华区建设北路二段四号
62-34
1959
chi
出版文献量(篇)
4185
总下载数(次)
13
总被引数(次)
36111
论文1v1指导