基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
虚拟存储是现代微处理器系统必不可少的存储模式.在虚存模式下,虚拟地址到物理地址的变换是流水线中最频繁的核心服务,容易处于决定处理器时钟周期的关键路径上.为加快虚存的访问,现代高性能微处理器实现了一种硬件地址映射结构:转换后援缓冲器(简称TLB);在分析TLB传统的地址映射机制的基础上,提出了基于虚区域和Cache块标记的预验证技术,结果表明该技术优化了TLB的设计,避免了TLB访问时延成为访存的瓶颈.
推荐文章
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
微处理器设计中的时序验证及优化
微处理器
关键路径
可综合代码设计
静态时序分析
基于FPGA的流水线微处理器设计
FPGA
流水线
微处理器
数据相关
控制相关
高性能低功耗的32位RISC微处理器HMS30 C7202
嵌入式系统
微处理器
ARM
接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能微处理器TLB的优化设计
来源期刊 国防科技大学学报 学科 工学
关键词 虚拟存储 TLB 地址变换 预验证 Cache块标记
年,卷(期) 2004,(4) 所属期刊栏目 电子工程·计算机工程
研究方向 页码范围 10-14
页数 5页 分类号 TP333
字数 4151字 语种 中文
DOI 10.3969/j.issn.1001-2486.2004.04.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邢座程 国防科技大学计算机学院 19 107 6.0 10.0
2 陈海燕 国防科技大学计算机学院 17 39 4.0 5.0
3 邓让钰 国防科技大学计算机学院 14 30 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (3)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
虚拟存储
TLB
地址变换
预验证
Cache块标记
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国防科技大学学报
双月刊
1001-2486
43-1067/T
大16开
湖南省长沙市开福区德雅路109号
42-98
1956
chi
出版文献量(篇)
3593
总下载数(次)
5
总被引数(次)
31889
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导