基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种2 Mbps基带信道编解码器的总体设计和具体实现,该编解码器参照DVB-C有线数字电视传输行业标准及E1接口标准,采用FPGA与信道编解码专用芯片相结合的实现方案,具有成本低、透明度高、兼容性强等特点,并在会议电视等领域得到了成功应用.
推荐文章
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
基于FPGA的S模式并行数据编解码器设计
二次雷达
S模式
现场可编程逻辑门阵列
循环冗余校验
并行CRC算法
基于VHDL语言的卷积码编解码器的设计
卷积码
编解码器
VHDL
MAX+PlusⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DVB-C的基带信道编解码器的设计与实现
来源期刊 电视技术 学科 工学
关键词 DVB-C标准 前向纠错 信道编码 同步 FPGA
年,卷(期) 2004,(1) 所属期刊栏目 宽带网络与传输
研究方向 页码范围 31-32,46
页数 3页 分类号 TN762|TN764
字数 2315字 语种 中文
DOI 10.3969/j.issn.1002-8692.2004.01.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 全子一 北京邮电大学电信工程学院 68 355 10.0 13.0
2 易峰 北京邮电大学电信工程学院 5 23 3.0 4.0
3 何剑辉 北京邮电大学电信工程学院 9 39 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DVB-C标准
前向纠错
信道编码
同步
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
总被引数(次)
42632
论文1v1指导