基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
指令cache是处理器的主要耗能部件之一.研究发现,在指令顺序执行的情况下,访问同一cache行只需要访问一次标志存储器,因此标志存储器存在大量空闲周期.本方法利用标志存储器的空闲周期来预先访问地址连续的下一个cache行的标志,从而预先获得cache行命中和组选择信息,这样当真正取下一行的指令时,根据获得的该cache行的标志信息就无需访问没有被选中的数据存储器.预先访问标志存储器的另一个优点是可以加入组预测算法来减少对标志存储器的访问.为了减少短距离跳转时对cache的访问,环形历史缓冲区(CHB)保存了部分组选择结果来获得跳转目标地址的cache行信息.该方法没有性能损失,而且具有硬件实现简单,硬件代价小等优点.该方法已被应用于250MHz的RISC处理器中.
推荐文章
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
一种低功耗指令 Cac he的设计与实现
Cache
低功耗
分支预测
标志预访问
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 标志预访问和组选择历史相结合的低功耗指令cache
来源期刊 电子学报 学科 工学
关键词 cache 低功耗 CPU 微体系结构
年,卷(期) 2004,(8) 所属期刊栏目 学术论文
研究方向 页码范围 1286-1289
页数 4页 分类号 TN47
字数 3717字 语种 中文
DOI 10.3321/j.issn:0372-2112.2004.08.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汪乐宇 浙江大学数字技术及仪器研究所 61 1211 17.0 33.0
2 张宇弘 浙江大学数字技术及仪器研究所 17 86 6.0 9.0
3 王界兵 2 25 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (17)
同被引文献  (3)
二级引证文献  (25)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(5)
  • 引证文献(3)
  • 二级引证文献(2)
2010(3)
  • 引证文献(0)
  • 二级引证文献(3)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(3)
  • 引证文献(2)
  • 二级引证文献(1)
2013(7)
  • 引证文献(4)
  • 二级引证文献(3)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
cache
低功耗
CPU
微体系结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导