基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种有效的高速乘法器结构,该结构具有连线简单、速度快的优点,阐述了用传输管实现的串行进位加法器、存储进位加法器(CSA)和子倍数选择电路的设计思想.
推荐文章
浮点加法器电路设计算法的研究
浮点加法器
Two-Path算法
前导1的预判
基于CMOS工艺的AES高速接口电路设计
先进加密标准
串并转换
版图
CMOS互补逻辑
基于接地开关理论的电流型多值CMOS电路设计
开关信号理论
接地电流开关理论
多值逻辑
电流型CMOS电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速浮点乘法部件的CMOS电路设计
来源期刊 计算机工程与科学 学科 工学
关键词 乘法器 加法器 部分积 传输管
年,卷(期) 2005,(1) 所属期刊栏目 研究与实现
研究方向 页码范围 54-57
页数 4页 分类号 TP332.2
字数 2071字 语种 中文
DOI 10.3969/j.issn.1007-130X.2005.01.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郝志刚 国防科技大学计算机学院 1 0 0.0 0.0
2 曾献君 国防科技大学计算机学院 15 87 5.0 9.0
3 李国宽 国防科技大学计算机学院 2 11 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (18)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
加法器
部分积
传输管
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导