基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
机群系统中,互连网络性能对整个机群系统的性能有着至关重要的影响,传统互联网络适配器基本上基于PCI接口,节点出口带宽理论上限132MB/s[1].论文提出虚拟DDR(Double Data Rate SDRAM)存储器这一概念,定义了虚拟DDR存储器的行为,并将其用于基于DDR内存接口的互联网络适配器中,该互联网络适配器在主板时钟频率100MHz时,节点带宽上限达到1600MB/s,带宽比基于PCI接口提高了12倍.基于FPGA的实现验证了虚拟DDR存储器及建立其上的网络适配器的可行性和正确性.
推荐文章
基于FPGA的高速固态存储器优化设计
现场可编程门阵列
低压差分信号
高速存储
NANDFLASH
基于DDR2和FPGA的实时成像转置存储器设计
实时成像处理器
FPGA
转置存储器
DDR2
基于FPGA的外部存储器设计
雷达信号处理
FPGA
SDRAM
FLASH
存储器设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种用于高速通信的虚拟DDR存储器设计及其FPGA实现
来源期刊 计算机工程与应用 学科 工学
关键词 机群 互联网络 DDR接口 FPGA
年,卷(期) 2005,(13) 所属期刊栏目 产品研发与设计
研究方向 页码范围 113-116
页数 4页 分类号 TP393.03
字数 5094字 语种 中文
DOI 10.3321/j.issn:1002-8331.2005.13.038
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李占才 北京科技大学计算机系 25 263 9.0 15.0
2 王沁 北京科技大学计算机系 145 1212 18.0 29.0
3 贺彦军 北京科技大学计算机系 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (15)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
机群
互联网络
DDR接口
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导