基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了提高视频图像处理速度与硬件资源利用,针对一种基于精简指令集处理器与数字信号处理器(RISC/DSP)混合体系结构的媒体处理器:浙大数芯(MD32),给出了一种软硬件协同设计策略.所给策略结合视频处理核心算法,研究分析MPEG视频编码标准的处理过程,进行了视频处理指令扩展设计,提高了数据的并行处理能力,利用了指令内并行执行特性.为有效实现扩展指令,处理器执行级采用了可扩展流水级技术.实验结果表明,指令扩展硬件成本仅占MD32的2.7%,逆离散余弦变换实现性能比MMX/SSE指令集实现的性能分别提高31%和23%,运动补偿性能比MMX指令集实现的性能提高了40%.
推荐文章
基于Python软硬件协同设计方法
Python
FPGA
软硬件协同设计
硬件加速
基于SystemC和Verilog软硬件协同验证
软硬件协同验证
建模
交易级处理器
抽象级别
软硬件联合仿真方法进行微处理器流水线管理优化设计
软硬件联合仿真
微处理器
优化设计
流水线
数据依赖
嵌入式系统的软硬件协同设计
软硬件协同设计
系统设计
嵌入式系统
传统设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 视频处理器软硬件协同设计
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 视频处理器 视频压缩 协同设计 单指令多数据
年,卷(期) 2006,(7) 所属期刊栏目 自动化技术、计算机技术
研究方向 页码范围 1117-1122
页数 6页 分类号 TP37|TN919.81
字数 4531字 语种 中文
DOI 10.3785/j.issn.1008-973X.2006.07.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘鹏 浙江大学信息与电子工程学系 78 817 15.0 26.0
2 姚庆栋 浙江大学信息与电子工程学系 107 768 16.0 21.0
3 俞国军 浙江大学信息与电子工程学系 8 70 4.0 8.0
4 蒋志迪 浙江大学信息与电子工程学系 6 33 3.0 5.0
5 蔡卫光 浙江大学信息与电子工程学系 4 11 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
视频处理器
视频压缩
协同设计
单指令多数据
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
相关基金
霍英东教育基金
英文译名:Fok Ying Tong Education Foundation
官方网址:http://www.hydef.edu.cn/
项目类型:高等院校青年教师基金
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导