基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在借鉴异步电路技术的基础上,对传统三模冗余(TMR)结构进行了改进,提出了基于异步C单元的双模冗余(DMR)结构和基于DCTREG的时空三模冗余(TSTMR-D)结构. DMR结构每位只需两个冗余单元,并采用异步C单元对冗余单元的输出进行同步. TSTMR-D结构采用解同步电路中显式分离主从锁存器的结构,可以广泛用于各种流水线.在SMIC 0.35μm工艺下分别以DMR,TMR和TSTMR-D结构实现了3个容错8051内核.错误注入实验结果表明,与TMR结构相比,DMR结构可以减小芯片面积,提高芯片性能,同时具有容时序逻辑SEU的特性. TSTMR-D结构在恰当的面积和延迟开销下,可以对各种类型的电路结构进行全面的SEU和SET防护.
推荐文章
基于FPGA的三模冗余容错技术研究
TMR
容错
FPGA
SEU
重构
基于三模冗余结构的自刷新寄存器设计
单粒子效应
寄存器
辐照效应
辐照加固
一种带自刷新功能的三模冗余触发器设计
单粒子翻转
抗辐射加固
触发器
三模冗余
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于异步电路技术改进三模冗余结构
来源期刊 计算机研究与发展 学科 工学
关键词 三模冗余 异步电路 双模冗余 时空三模冗余 容错 容SEU 容SET
年,卷(期) 2006,(z2) 所属期刊栏目 可信体系结构
研究方向 页码范围 23-27
页数 5页 分类号 TP302.8
字数 2531字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴葵 国防科学技术大学计算机学院 53 409 12.0 15.0
2 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
3 刘芳 国防科学技术大学计算机学院 43 527 12.0 22.0
4 陈微 国防科学技术大学计算机学院 12 65 6.0 7.0
5 龚锐 国防科学技术大学计算机学院 9 71 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (7)
1989(2)
  • 参考文献(1)
  • 二级参考文献(1)
1992(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
三模冗余
异步电路
双模冗余
时空三模冗余
容错
容SEU
容SET
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机研究与发展
月刊
1000-1239
11-1777/TP
大16开
北京中关村科学院南路6号
2-654
1958
chi
出版文献量(篇)
7553
总下载数(次)
35
总被引数(次)
164870
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导