基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种使用0.2μm GaAs PHEMT工艺实现的、可用于万兆以太网10 GBASE-R标准的时钟恢复电路预处理模块的设计研究.电路核心部分由微分电路和选频电路组成.使用ADS软件对电路进行仿真,仿真结果表明该电路能满足实际应用.最后给出了在Cadence软件下画出的电路版图.
推荐文章
1.25 Gbit/s 0.25μm CMOS时钟恢复电路
时钟恢复
压控振荡器
鉴频鉴相器
2.488 Gbit/s 0.35μm CMOS 时钟和数据恢复电路
时钟恢复
数据恢复
锁相环
预处理器
5-Gbit/s 0.18-μm CMOS单片集成低功耗时钟恢复电路设计
时钟恢复
鉴频鉴相器
压控振荡器
相位噪声
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 10 Gbit/s时钟恢复电路预处理模块的设计研究
来源期刊 电子器件 学科 工学
关键词 时钟恢复电路 GaAs PHEMT工艺 预处理模块 乘法器 滤波 负阻
年,卷(期) 2006,(2) 所属期刊栏目
研究方向 页码范围 351-353
页数 3页 分类号 TN929.11
字数 2338字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.02.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱恩 东南大学无线电工程系 64 419 9.0 16.0
2 李静 东南大学无线电工程系 32 97 6.0 8.0
3 孙玲 东南大学无线电工程系 14 64 6.0 7.0
4 周忻 东南大学无线电工程系 3 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟恢复电路
GaAs PHEMT工艺
预处理模块
乘法器
滤波
负阻
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导