原文服务方: 微电子学与计算机       
摘要:
提出一种应用于隔离通讯芯片的全数字时钟数据恢复电路,该时钟数据恢复电路基于单环结构的锁相环进行设计,包括双模式bang-bang鉴频鉴相器,带二进制快速搜索算法和抖动抑制数字滤波器的状态机,以及三级环形数控振荡器等组成部分.电路完全基于0.18μmCMOS工艺库标准单元和硬件描述语言设计,具有锁定速度快、可移植性好、输出抖动小等优点.仿真结果表明该全数字时钟数据恢复电路锁定频率范围为18~80 MHz,能够在10μs内完成频率捕获,输出峰峰抖动137.13 ps,RMS抖动32.39 ps,1.8 V供电电压下整体功耗为1.279 mW@40 MHz.芯片整体版图面积350 mm×250 mm.
推荐文章
一种高性能盲过采样时钟数据恢复电路的实现
盲过采样
时钟数据恢复
滤波整形电路
FPGA
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
时钟数据恢复电路中的线性相位插值器
时钟恢复
相位插值
线性度
抖动
一种用于以太网传送E1信号的时钟恢复电路的设计与实现
E1抖动锁相环
现场可编程门阵列
基于以太网的实时业务
时钟恢复电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于隔离通讯芯片的全数字时钟数据恢复电路
来源期刊 微电子学与计算机 学科
关键词 时钟数据恢复 隔离通讯 抖动抑制算法
年,卷(期) 2016,(12) 所属期刊栏目
研究方向 页码范围 117-120
页数 4页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王彤 中国科学院微电子研究所 7 11 2.0 3.0
2 赵野 中国科学院微电子研究所 21 56 4.0 6.0
3 陈原聪 中国科学院微电子研究所 3 18 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (12)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (7)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟数据恢复
隔离通讯
抖动抑制算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导