原文服务方: 微电子学与计算机       
摘要:
本文提出了一种适用于三维集成电路芯片间时钟同步的全数字延时锁定环设计.在给定的三维集成电路中,该全数字延时锁定环采用可变逐次逼近寄存器控制器设计来缩短锁定时间,以消除谐波锁定问题并拓宽工作频率范围,实现硅过孔引起的延时偏差可容忍和垂直堆叠芯片间时钟信号同步.整个设计采用TSMC 65 nmCMOS低功耗工艺实现.仿真结果显示在工艺角最坏情况下最高工作频率是833 MHz(SS,125℃,1.08 V),在工艺角最好情况下最低工作频率是167 MHz(FF,-40℃,1.32 V),整个工作频率范围内最长锁定时间固定为103个输入时钟周期,在典型工艺角下功耗为0.8mW@833 MHz(TT,25℃,1.2 V).版图有效核心面积为0.018 mm2.
推荐文章
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
一种适用于全数字接收机的位同步系统的设计
全数字接收机
位同步
插值
Gardner算法
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
一种适用于网络自同步的时钟控制方法
时钟同步
弹性缓冲
FPGA
DDS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种适用于三维芯片间时钟同步的全数字延时锁定环设计
来源期刊 微电子学与计算机 学科
关键词 全数字延时锁定环 时钟同步 三维集成电路
年,卷(期) 2018,(9) 所属期刊栏目
研究方向 页码范围 52-54
页数 3页 分类号 TN4
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 葛芬 南京航空航天大学电子信息工程学院 26 204 7.0 13.0
2 吴宁 南京航空航天大学电子信息工程学院 78 622 12.0 22.0
3 周芳 南京航空航天大学电子信息工程学院 22 74 5.0 8.0
4 叶云飞 南京航空航天大学电子信息工程学院 12 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
全数字延时锁定环
时钟同步
三维集成电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导