基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
现代微处理器大多采用片上Cache来缓解主存储器与中央处理器(CPU)之间速度的巨大差异,但Cache也成为处理器功耗的主要来源,尤其是其中大部分功耗来自于指令Cache.采用缓冲器可以过滤掉大部分的指令Cache访问,从而降低功耗,但仍存在相当程度不必要的存储体访问,据此提出了一种基于记录缓冲的低功耗指令Cache结构RBC.通过记录缓冲器和对存储体的改造,RBC能够过滤大部分不必要的存储体访问,有效地降低了Cache的功耗.对10个SPEC2000标准测试程序的仿真结果表明,与传统基于缓冲器的Cache结构相比,在仅牺牲6.01%处理器性能和3.75%面积的基础上,该方案可以节省24.33%的指令Cache功耗.
推荐文章
一种改进的记录缓冲低功耗指令cache方案
cache
低功耗
静态功耗
动态功耗
缓冲器
基于预缓冲机制的低功耗指令Cache
微处理器
低功耗
指令Cache
预缓冲
SimpleScalar仿真器
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
DSP中指令Cache的低功耗设计
Cache
Line Buffer
低功耗
重装控制单元
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于记录缓冲的低功耗指令Cache方案
来源期刊 计算机研究与发展 学科 工学
关键词 低功耗 指令Cache 缓冲器 CPU
年,卷(期) 2006,(4) 所属期刊栏目 体系结构
研究方向 页码范围 744-751
页数 8页 分类号 TP302
字数 4171字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡铭曾 哈尔滨工业大学计算机科学与技术学院 131 2150 26.0 42.0
2 季振洲 哈尔滨工业大学计算机科学与技术学院 81 385 9.0 15.0
3 马志强 哈尔滨工业大学计算机科学与技术学院 11 102 5.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (13)
二级引证文献  (26)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(3)
  • 引证文献(1)
  • 二级引证文献(2)
2011(4)
  • 引证文献(2)
  • 二级引证文献(2)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(9)
  • 引证文献(1)
  • 二级引证文献(8)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
低功耗
指令Cache
缓冲器
CPU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机研究与发展
月刊
1000-1239
11-1777/TP
大16开
北京中关村科学院南路6号
2-654
1958
chi
出版文献量(篇)
7553
总下载数(次)
35
总被引数(次)
164870
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导