基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
嵌入式处理器中Cache的应用极大地提高了处理器的性能,同时Cache,尤其是指令Cache功耗占据了处理器很大一部分功耗,关闭不必要的tag SRAM和data SRAM的访问,可以极大地降低功耗.提出了一种流水化的指令Cache访问机制,关闭不必要的data SRAM的访问;并且通过记录指令Cache行的信息和预测下一行的Cache形成一个Cache行滑动窗口,关闭不必要的tag SRAM访问.所提出的方法没有性能损失,在SMIC 90 nm工艺下进行功耗分析,其指令访问的功耗降低50%.
推荐文章
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
一种面向超标量处理器的低功耗指令 Cac he设计
超标量
流水化指令Cache
条件放大
动态电压调节
指令回收
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于流水化和滑动窗口结构的低功耗指令Cache设计
来源期刊 计算机工程与科学 学科 工学
关键词 指令Cache 低功耗 流水化 滑动窗口 CPU
年,卷(期) 2015,(6) 所属期刊栏目 高性能计算
研究方向 页码范围 1037-1042
页数 6页 分类号 TP303
字数 3487字 语种 中文
DOI 10.3969/j.issn.1007-130X.2015.06.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖建青 10 13 2.0 3.0
2 李伟 7 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
指令Cache
低功耗
流水化
滑动窗口
CPU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导