基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了高速DDR SDRAM控制器设计以及在视频解码芯片系统中的应用.该设计将DDR控制单元和系统内部总线仲裁单元较好地整合成统一的控制器.根据DDR的工作原理和系统带宽要求,给出了DDR控制器关键部分在结构上和时序上的优化方案.同时还给出了FPGA原型验证的策略以及最后FPGA和ASIC的实现结果.
推荐文章
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 视频解码芯片中DDR SDRAM控制器的设计
来源期刊 计算机工程 学科 工学
关键词 DDR SDRAM 视频解码芯片 H.264 片上系统
年,卷(期) 2006,(1) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 240-241,263
页数 3页 分类号 TP302
字数 3229字 语种 中文
DOI 10.3969/j.issn.1000-3428.2006.01.085
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林争辉 上海交通大学电子工程系 116 603 12.0 20.0
2 刘洋 上海交通大学电子工程系 52 240 9.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (23)
同被引文献  (8)
二级引证文献  (48)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(7)
  • 引证文献(5)
  • 二级引证文献(2)
2010(6)
  • 引证文献(1)
  • 二级引证文献(5)
2011(12)
  • 引证文献(4)
  • 二级引证文献(8)
2012(8)
  • 引证文献(1)
  • 二级引证文献(7)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(7)
  • 引证文献(1)
  • 二级引证文献(6)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DDR
SDRAM
视频解码芯片
H.264
片上系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导