基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
解扰电路是数字电视解扰系统的核心部分.着重介绍了实现并行解扰的电路原理图,从VLSI实现的角度来设计电路结构,给出仿真结果,采用0.35 μm工艺实现.并行解扰电路集成在解调芯片中,在系统时钟28.8 MHz控制下,正常工作,满足数字电视高速数据传输的要求.
推荐文章
一种基于稀疏矩阵的多核并行扰码方法
稀疏矩阵
多核
并行扰码
运算量
有线电视加解扰的一种简单实现
有线电视
加解扰
性价比
一种高并行度的H.264帧内预测器的VLSI设计
集成电路设计
帧内预测
数字强度缩减
并行处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种并行解扰电路的VLSI实现
来源期刊 电子器件 学科 工学
关键词 解扰器 并行 数字电视
年,卷(期) 2006,(2) 所属期刊栏目
研究方向 页码范围 512-514
页数 3页 分类号 TN47
字数 1358字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.02.057
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴建辉 东南大学国家专用集成电路系统工程技术研究中心 102 725 13.0 20.0
2 茆邦琴 东南大学国家专用集成电路系统工程技术研究中心 7 95 4.0 7.0
3 杨东 东南大学国家专用集成电路系统工程技术研究中心 7 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
解扰器
并行
数字电视
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导