基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
论文提出了一种针对8位嵌入式CPU的AMBATM wrapper设计方法.加上wrapper后的CPU仍采用原指令系统,可以直接替换基于AMBATM总线SoC平台上的32位CPU,而无需对其它硬件作相应的改动,从而大大缩短了设计时间,提高了IP复用的效率.在性能上,相当于同类8位嵌入式CPU的处理速度,但面积和成本远小于32位的微处理器,因而具有较好的应用前景.
推荐文章
一种嵌入式CPU功能验证平台的设计
嵌入式CPU
功能验证
验证平台
嵌入式CPU的设计与仿真
FPGA
嵌入式CPU
VHDL
模块化设计
嵌入式CPU的设计与仿真
FPGA
嵌入式CPU
VHDL
模块化设计
多CPU嵌入式系统的设计方法
多CPU系统
I2C总线
SPI总线
双端口 RAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 8位嵌入式CPU的AMBATM wrapper设计
来源期刊 计算机工程与应用 学科 工学
关键词 SoC AMBATM wrapper IP复用 嵌入式CPU
年,卷(期) 2006,(34) 所属期刊栏目 产品、研发、测试
研究方向 页码范围 73-75
页数 3页 分类号 TP368|TN47
字数 2118字 语种 中文
DOI 10.3321/j.issn:1002-8331.2006.34.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾晓洋 复旦大学专用集成电路与系统国家重点实验室 103 555 13.0 19.0
2 韩军 复旦大学专用集成电路与系统国家重点实验室 31 218 7.0 13.0
3 顾叶华 复旦大学专用集成电路与系统国家重点实验室 7 21 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
AMBATM wrapper
IP复用
嵌入式CPU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导