基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分支指令与分支预测失败限制了处理器发掘指令级并行(ILP)的潜力.通过If-conversion或Predicated执行将程序中的控制相关转化为数据相关,能较好地降低分支预测开销.提出一种基于简化Trace结构的动态隐式断言执行机制(Dynamic Implicit Predication,DIP),而早期的相关研究主要集中于由编译器显式为宽发射处理器产生静态Predicated指令.无需编译器或者其他二进制工具的帮助,DIP可以在程序运行过程中识别可以进行断言变换的指令片断,完成指令转换与优化,并在以后的执行中使用优化后的指令Trace.基于SPEC2000模拟测试表明DIP可以有效避免错误的分支预测,提高并行度,单个程序的IPC平均提高10.3%,基准程序的平均加速比可达7.59%.
推荐文章
程序断言动态检测工具的设计与实现
程序断言
动态检测
软件可靠性
条件查询
基于程序执行轨迹的SoC软硬件划分方法
程序执行轨迹
硬件加速模块
SoC
软硬件划分
基于断言语言SVA的设计验证方法
验证方法
SVA
时序特性
因果特性
基于断言的WISHBONE到AHB转换桥验证
WISHBONE
AHB
总线时序
SystemVerilog断言
基于断言的验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于简化Trace的动态隐式断言执行
来源期刊 计算机学报 学科 工学
关键词 指令级并行 断言 动态隐式断言执行 踪迹缓冲 流水线
年,卷(期) 2007,(11) 所属期刊栏目 研究论文
研究方向 页码范围 1972-1981
页数 10页 分类号 TP302
字数 5858字 语种 中文
DOI 10.3321/j.issn:0254-4164.2007.11.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周兴铭 国防科技大学计算机学院分布与并行处理国家重点实验室 38 384 12.0 19.0
2 窦勇 国防科技大学计算机学院分布与并行处理国家重点实验室 33 85 4.0 7.0
3 邓鹍 国防科技大学计算机学院分布与并行处理国家重点实验室 6 14 2.0 3.0
4 唐遇星 国防科技大学计算机学院分布与并行处理国家重点实验室 4 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (4)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
指令级并行
断言
动态隐式断言执行
踪迹缓冲
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机学报
月刊
0254-4164
11-1826/TP
大16开
中国科学院计算技术研究所(北京2704信箱)
2-833
1978
chi
出版文献量(篇)
5154
总下载数(次)
49
总被引数(次)
187004
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导