基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用DEMUX(多路分配器)分级解串、递减降速的树型结构,使电路获得较高转换速度,其优点是在时钟的上升和下降沿采样,充分利用了时钟周期.基于CMOS互补逻辑的电路结构降低了功耗,全定制的设计方法优化了电路性能和版图面积,提高了设计可靠性.本设计采用了华润上华0.6 μm CMOS工艺.
推荐文章
AT24系列存储器数据串并转换接口的IP核设计
I2C总线
AT24系列存储器
VHDL
串并转换
微处理器
基于FPGA的高速串并/并串转换器设计
串并转换
并串转换
VHDL
FPGA
基于锁存器实现串并转换电路的方法
串并转换
锁存器
脉冲采样
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 树型结构串并转换电路的设计
来源期刊 电子与封装 学科 工学
关键词 串并转换 DEMUX 树型结构 华润上华0.6μm CMOS工艺
年,卷(期) 2007,(10) 所属期刊栏目 电路设计
研究方向 页码范围 33-36
页数 4页 分类号 TN402
字数 1605字 语种 中文
DOI 10.3969/j.issn.1681-1070.2007.10.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 常昌远 东南大学集成电路学院 50 471 14.0 19.0
2 张健忠 东南大学集成电路学院 1 10 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (1)
节点文献
引证文献  (10)
同被引文献  (3)
二级引证文献  (1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
串并转换
DEMUX
树型结构
华润上华0.6μm CMOS工艺
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导