基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于锁存器的串行数据转并行数据的接口转换电路的设计方法.串并转换电路由采样信号发生器和并行锁存器两部分组成.采样信号发生器用于将时钟转换为一个个和时钟信号边沿对齐的小脉冲,脉冲宽度为时钟周期的一半;并行锁存器是由若干个锁存器并行而成,锁存器数据输入端连接在一起,由采样脉冲控制锁存器对串行输入数据依次进行采样.数据存储在锁存器中不会丢失,直到下一次采样新的数据写入,因此有足够的时序冗余来保证数据的正确输出.最后对电路的功能进行了仿真验真.
推荐文章
基于RHBD技术CMOS锁存器加固电路的研究
CMOS
抗辐射加固
RHBD技术
DICE
D-Latch
阈值LET
AT24系列存储器数据串并转换接口的IP核设计
I2C总线
AT24系列存储器
VHDL
串并转换
微处理器
基于0.5 μm BCD工艺的欠压锁存电路设计
欠压锁存
电源管理
带隙基准
滞回区间
BCD工艺
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于锁存器实现串并转换电路的方法
来源期刊 电子与封装 学科 工学
关键词 串并转换 锁存器 脉冲采样
年,卷(期) 2020,(7) 所属期刊栏目 电路设计
研究方向 页码范围 22-26
页数 5页 分类号 TN402
字数 1781字 语种 中文
DOI 10.16257/j.cnki.1681-1070.2020.0704
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 彭析竹 4 0 0.0 0.0
5 项欣 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (17)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(1)
  • 参考文献(0)
  • 二级参考文献(1)
2018(5)
  • 参考文献(0)
  • 二级参考文献(5)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
串并转换
锁存器
脉冲采样
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导