基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用改进T0编码技术实现了数字信号处理器(DSP)的程序总线编解码器,并改进了翻转编码技术实现了DSP的数据总线编解码器,有效降低DSP的内部数据和地址总线的动态功耗.经功耗分析,DSP的程序地址总线功耗降低了73.2%,数据的地址总线和数据总线功耗降低了45.88%.在此基础上,基于TSMC0.25μm CMOS工艺,实现了低功耗16位定点DSPIP核.
推荐文章
一种16×16位高速低功耗流水线乘法器的设计
乘法器
流水线
数字信号处理器
全加器单元
Booth算法
专用16位定点DSP的CPU设计
DSP
CPU
流水线
数据路径
控制逻辑
一种面向多核DSP芯片的低功耗验证方法
多核DSP
低功耗
电源域
仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗16位定点DSP IP核的设计
来源期刊 电子器件 学科 工学
关键词 低功耗 数字信号处理器 编码技术 总线
年,卷(期) 2007,(2) 所属期刊栏目
研究方向 页码范围 702-705,709
页数 5页 分类号 TP302
字数 3218字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.02.092
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李跃进 西安电子科技大学微电子学院 70 432 11.0 17.0
2 刘毅 西安电子科技大学微电子学院 37 112 7.0 8.0
3 李筱濛 西安电子科技大学技术物理学院 3 10 2.0 3.0
4 王青松 西安电子科技大学微电子学院 3 15 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (2)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
数字信号处理器
编码技术
总线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导