作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了AES数据加密结构,以及相关的有限域的知识及简单运算,提出了一种用FPGA高速实现AES算法的方案,该方案设计的加密模块支持AES标准的三种密钥长度:128,192,256,支持ECB,CBC,CTR三种工作模式,即支持feedback和non-feedback两种模式,最后给出了本设计的性能指标。通过比较国内外相关测试数据,该方案在功能和速度(吞吐率)上均取得了较优的性能。
推荐文章
基于FPGA的AES算法芯片设计实现
高级加密标准
流水线
现场可编程门阵列
专用集成电路
吞吐率
基于AES算法的FPGA实现技术研究
加密标准
体系结构
仿真验证
AES算法的一种高效FPGA实现方法
AES算法
S-Box
复合域
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 AES算法的FPGA实现
来源期刊 电脑知识与技术:学术交流 学科 工学
关键词 AES Rijndael数据加密算法 FPGA 有限域
年,卷(期) 2007,(10) 所属期刊栏目
研究方向 页码范围 191-193
页数 3页 分类号 TP309
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 储奕锋 东南大学专用集成电路工程中心 2 4 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
AES
Rijndael数据加密算法
FPGA
有限域
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑知识与技术:学术版
旬刊
1009-3044
34-1205/TP
安徽合肥市濉溪路333号
26-188
出版文献量(篇)
41621
总下载数(次)
23
总被引数(次)
0
论文1v1指导