作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文叙述了基于spartan3型FPGA的流水线浮点处理器的设计.它是运用在设计流水线数据路径的新的控制器,这种设计提供了高水平的API和FPGA编程.控制器在处理器的设计中加上了多线程和网络,还有SIDM处理.FPGA实现高精度浮点运算是基于RUMP算法的有效实现的基础上的,RUMP算法是计算两个向量的点乘,其精度和运用包括不标准素数的单精度操作的双精度处理器.基于FPGA的处理器的性能超过了浮点DSP机.本设计提供了对FPGA的浮点系统的真实估计.
推荐文章
基于FPGA的单精度浮点SVD处理器
浮点单精度
SVD
GA
G3RDIC
双平面旋转
基于嵌入式微处理器和FPGA的高精度测频设计
频率测量
FPGA
高精度
嵌入式微处理器
一种80位扩展双精度浮点三角函数运算单元的设计
CORDIC算法
高精度
三角函数
浮点
基于FPGA的处理器间高精度时钟同步通信机制
FPGA
同步通信
处理器
时钟信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的高精度浮点运算处理器系统
来源期刊 科技广场 学科 工学
关键词 浮点处理器 高精度浮点运算 FPGA DSP
年,卷(期) 2008,(7) 所属期刊栏目 控制技术
研究方向 页码范围 183-185
页数 3页 分类号 TP202+.2
字数 3364字 语种 中文
DOI 10.3969/j.issn.1671-4792.2008.07.065
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢辉 武汉大学电子信息学院 20 79 6.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
浮点处理器
高精度浮点运算
FPGA
DSP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技广场
月刊
1671-4792
36-1253/N
大16开
南昌市省府大院北二路53号
44-66
1988
chi
出版文献量(篇)
11613
总下载数(次)
26
总被引数(次)
31625
论文1v1指导