原文服务方: 科技与创新       
摘要:
在多处理器并行环境中,必须通过同步机制保证系统的一致性.硬件实现同步原语能大大减小系统开销,提高同步可靠性.本文介绍了如何在双端口SRAM中实现同步硬件原语,可在处理器不支持同步硬件原语的条件下提供可靠的同步机制.
推荐文章
字线脉冲控制解决异步双端口SRAM中的写干扰
双端口SRAM
写干扰
字线脉冲控制
阈值电压波动
嵌入式双端口SRAM可编程内建自测试结构的设计
内建自测试
双端口SRAM测试
March算法
可编程
高精度SRAM端口时序参数测量电路的设计与实现
时序参数测量
建立/保持时间
数据读取时间
数字时间转换器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 在双端口SRAM中实现同步硬件原语
来源期刊 科技与创新 学科
关键词 同步硬件原语逻辑 双端口SRAM 同步机制
年,卷(期) 2008,(11) 所属期刊栏目 电子设计
研究方向 页码范围 273-274,304
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.11.110
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚丽娜 16 96 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
同步硬件原语逻辑
双端口SRAM
同步机制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导