基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以FPGA为核心的数字秒表,具有外围电路少、集成度高、可靠性强等特点.该数字秒表的设计是以VHDL为开发工具,以QuartusⅡ为软件平台,采用模块化设计,并通过数码管驱动电路动态显示计时结果.给出部分模块的VHDL,源程序和仿真结果,仿真结果表明该设计方案的正确,展示了VHDL语言的强大功能和优秀特性.
推荐文章
基于VHDL的数字秒表设计
VHDL
数字
秒表
设计
用VHDL语言实现数字系统
VHDL语言
多路复用器
数字钟
通用寄存器
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
基于VHDL语言的数字频率计设计
VHDL EDA 自下至上 自上至下 综合 编程 下载
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL语言的数字秒表的实现
来源期刊 西安航空技术高等专科学校学报 学科 工学
关键词 FPGA VHDL语言 数字秒表
年,卷(期) 2009,(5) 所属期刊栏目 机电技术与应用
研究方向 页码范围 19-22
页数 4页 分类号 TP274
字数 724字 语种 中文
DOI 10.3969/j.issn.1008-9233.2009.05.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚伟鹏 西安航空技术高等专科学校电气工程系 19 14 2.0 2.0
2 侯睿 西安航空技术高等专科学校电气工程系 8 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (8)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
VHDL语言
数字秒表
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安航空学院学报
双月刊
1008-9233
61-1490/V
大16开
西安市西二环259号
1982
chi
出版文献量(篇)
2836
总下载数(次)
8
总被引数(次)
6785
论文1v1指导