基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低嵌入式处理器中寄存器堆的功耗,提出一种基于限制取指的寄存器堆延迟写回技术.对于嵌入式处理器,传统的寄存器堆延迟写回技术带来的效果并不明显,文中根据处理器前端比后端快的特点,采用限制取指技术提高寄存器堆延迟写回的效果,不仅大幅度地消除了对寄存器堆不必要的写操作,同时也降低了处理器前端的功耗.FPGA平台上的实验结果表明:在不影响程序性能的情况下,应用该技术后,EEMBC程序对定点寄存器堆的写操作减少了35%,对ICache的访问减少了15%,且没有额外的开销.
推荐文章
数字信号处理器分布式寄存器的写回设计
分布式寄存器
写回
超长指令字
流水线
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
一种嵌入式SIMD协处理器地址产生器的设计
SIMD协处理器
地址产生器
计算机体系结构
VLSI
数字信号处理器中10端口高速寄存器文件设计
数字信号处理器
寄存器文件
CMOS
灵敏运放
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式处理器中的寄存器堆延迟写回技术
来源期刊 计算机辅助设计与图形学学报 学科 工学
关键词 嵌入式处理器 寄存器堆 限制取指 延迟写回
年,卷(期) 2009,(8) 所属期刊栏目 VLSI设计与测试及电子设计自动化
研究方向 页码范围 1182-1188
页数 7页 分类号 TP302
字数 5856字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张戈 中国科学院计算机系统结构重点实验室 79 522 13.0 19.0
5 凡启飞 中国科学技术大学计算机科学技术系 2 5 2.0 2.0
9 徐翠萍 中国科学院计算机系统结构重点实验室 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (37)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (1)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
嵌入式处理器
寄存器堆
限制取指
延迟写回
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机辅助设计与图形学学报
月刊
1003-9775
11-2925/TP
大16开
北京2704信箱
82-456
1989
chi
出版文献量(篇)
6095
总下载数(次)
15
总被引数(次)
94943
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导