作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用0.18 μm及以下工艺设计高性能的VLSI芯片面临着诸多挑战,如特征尺寸缩小带来的互联线效应、信号完整性对芯片时序带来的影响、时序收敛因为多个设计变量的相互信赖而变得相当复杂,使百万门级芯片版图设计师需深入物理设计,选用有效EDA工具,结合电路特点开发有针对性的后端设计流程.文章介绍了采用Synopsys公司Astro后端工具对一款百万门级、基于0.18 μm工艺SoC芯片后端设计的过程,分为后端设计前的数据准备、布局规划、电源设计、单元放置及优化、时钟树综合、布线等几个阶段进行了重点介绍.同时考虑到深亚微米工艺下的互联线效应,介绍了如何预防串扰问题以及在整个布局布线过程中如何保证芯片的时序能够满足设计要求.
推荐文章
百万门系统级芯片的时钟树设计
SoC
时钟树综合
层次化
信号完整性
在线功率检测技术在屏蔽门百万次测试系统中的应用
在线检测
功率检测
屏蔽门系统
百万测试
系统集成
百万机组高压厂用电系统优化设计
百万机组
高压厂用电系统
停机/备用电源
汽动引风机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 百万门系统级芯片的后端设计
来源期刊 电子与封装 学科 工学
关键词 时钟树 串扰 时序分析 时序优化
年,卷(期) 2010,(5) 所属期刊栏目 电路设计
研究方向 页码范围 25-29
页数 分类号 TN402
字数 3536字 语种 中文
DOI 10.3969/j.issn.1681-1070.2010.05.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗静 12 35 3.0 5.0
2 张玲 24 83 6.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (8)
同被引文献  (1)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟树
串扰
时序分析
时序优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导