基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
二元BCH码具有良好的代数结构和纠错能力,是应用最为广泛的码类之一.在此介绍了BCH(255,223)的编译码算法和硬件实现方法,针对二元BCH码提出了一种适合硬件模块化设计的BM迭代译码算法,并基于Xilinx公司的xc5vlx110t实现了BCH(255,223)纠错编译码.仿真结果表明,采用此方法实现的编译码器具有速度快、构造简单、性能稳定以及结构灵活的优点.目前该编译码器已成功用于某数字电台系统中.
推荐文章
(15,7)BCH码编译码器的VHDL设计
(15,7)BCH码
VHDL
错误图样查找法
解码
基于VHDL的线性分组码编译码器设计
信道编码
线性分组码
Max+Plus Ⅱ
VHDL
一种高速 LD PC码译码器的设计及实现
低密度奇偶校验码
最小和译码算法
部分并行
FPGA
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种BCH码编译码器的设计与实现
来源期刊 通信技术 学科 工学
关键词 二元BCH码 FPGA编译码器 BM迭代算法
年,卷(期) 2010,(12) 所属期刊栏目
研究方向 页码范围 24-25,186
页数 分类号 TN911.22
字数 1453字 语种 中文
DOI 10.3969/j.issn.1002-0802.2010.12.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李署坚 北京航空航天大学电子信息工程学院 84 484 12.0 18.0
2 崔金 北京航空航天大学电子信息工程学院 7 22 3.0 4.0
3 张彦 北京航空航天大学电子信息工程学院 4 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (16)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1969(1)
  • 参考文献(1)
  • 二级参考文献(0)
1975(1)
  • 参考文献(1)
  • 二级参考文献(0)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
二元BCH码
FPGA编译码器
BM迭代算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导