基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在DDR2 SDRAM控制器的设计中,用户端与DDR2存储器端之间数据通道的设计是提高数据传输率的关键,也是控制器设计中的难点.首先简单介绍了DDR2 SDRAM控制器的整体结构,然后分析了DDR2存储器的读写时序过程,并提出了双向数据DQ与同步信号DQS的相位关系要求,最后在阐述了数据通道要求实现的具体功能后直接使用Altera公司提供的IP核设计了1种高速数据通道,并在时序仿真后在硬件平台上通过了验证.
推荐文章
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DDR2SDRAM控制器的数据通道设计
来源期刊 电子测量技术 学科 工学
关键词 DDR2 SDRAM 控制器 数据通道 IP核
年,卷(期) 2011,(11) 所属期刊栏目 数据采集
研究方向 页码范围 89-92
页数 分类号 TP274|TN702
字数 2062字 语种 中文
DOI 10.3969/j.issn.1002-7300.2011.11.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王厚军 电子科技大学自动化学院 257 2532 27.0 36.0
2 吕亮 电子科技大学自动化学院 1 6 1.0 1.0
3 付在明 电子科技大学自动化学院 27 135 7.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (25)
共引文献  (69)
参考文献  (11)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(5)
  • 参考文献(1)
  • 二级参考文献(4)
2006(10)
  • 参考文献(2)
  • 二级参考文献(8)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(5)
  • 参考文献(2)
  • 二级参考文献(3)
2010(5)
  • 参考文献(4)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DDR2 SDRAM
控制器
数据通道
IP核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
论文1v1指导