基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
串行RapidIO是针对高性能嵌入式系统芯片间和板间互连而设计的,是未来十几年中嵌入式系统互连的最佳选择之一.在以RapidIO为接口的SOC设计中,对RapidlO IP核的验证是其基础.基于对RapidIO协议的理解,研究了RapidlOIP核功能验证的方法、验证平台的搭建以及验证侧试过程的实施,提出了虚拟平台验证与FPGA原型验证相结合的验证方法.该验证过程搭建了可靠的验证平台,为RapidlO IP核的可靠工作提供了保证.文中的研究工作,从验证思路和方法上对于类似设计的验证具有一定的参考价值.
推荐文章
一种RapidIO IP核的设计与验证
RapidIO
IP核设计
验证方法
SoC设计中的IP核保护方法研究
片上系统
知识产权核
数字水印
签名
基于VIP的AMBA总线IP核评测方法
VIP模型
IP核评测
AMBA总线
串行RapidIO验证模型
RapidIO
验证
PCI-RapidIO 桥
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RapidIO IP核的验证方法研究
来源期刊 计算机技术与发展 学科 工学
关键词 RapidIO IP核 验证平台 验证
年,卷(期) 2011,(7) 所属期刊栏目 应用开发研究
研究方向 页码范围 183-185,189
页数 分类号 TP39
字数 2107字 语种 中文
DOI 10.3969/j.issn.1673-629X.2011.07.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田泽 122 777 15.0 20.0
2 蔡叶芳 12 168 8.0 12.0
3 王玉欢 6 39 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (60)
参考文献  (9)
节点文献
引证文献  (19)
同被引文献  (10)
二级引证文献  (13)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(5)
  • 参考文献(0)
  • 二级参考文献(5)
2007(6)
  • 参考文献(0)
  • 二级参考文献(6)
2008(6)
  • 参考文献(1)
  • 二级参考文献(5)
2009(8)
  • 参考文献(3)
  • 二级参考文献(5)
2010(4)
  • 参考文献(4)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(5)
  • 引证文献(5)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(6)
  • 引证文献(3)
  • 二级引证文献(3)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(7)
  • 引证文献(3)
  • 二级引证文献(4)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
RapidIO
IP核
验证平台
验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导