基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO.使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构.详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块.
推荐文章
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
基于DDR3 SDRAM的高速大容量数据缓存设计
DDR3 SDRAM
FIFO
高速
大容量
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计
来源期刊 微型机与应用 学科 工学
关键词 高速大容量异步FIFO MIG FPGA DDR2 SDRAM
年,卷(期) 2011,(4) 所属期刊栏目 硬件纵横
研究方向 页码范围 34-36,40
页数 分类号 TP211+.5
字数 2447字 语种 中文
DOI 10.3969/j.issn.1674-7720.2011.04.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 庾志衡 桂林电子科技大学电子工程与自动化学院 3 48 3.0 3.0
2 叶俊明 桂林电子科技大学职业技术学院电子信息工程系 13 51 3.0 7.0
3 邓迪文 2 39 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (9)
参考文献  (3)
节点文献
引证文献  (36)
同被引文献  (53)
二级引证文献  (79)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(5)
  • 引证文献(5)
  • 二级引证文献(0)
2013(5)
  • 引证文献(4)
  • 二级引证文献(1)
2014(12)
  • 引证文献(8)
  • 二级引证文献(4)
2015(10)
  • 引证文献(3)
  • 二级引证文献(7)
2016(14)
  • 引证文献(5)
  • 二级引证文献(9)
2017(19)
  • 引证文献(5)
  • 二级引证文献(14)
2018(18)
  • 引证文献(3)
  • 二级引证文献(15)
2019(25)
  • 引证文献(2)
  • 二级引证文献(23)
2020(6)
  • 引证文献(0)
  • 二级引证文献(6)
研究主题发展历程
节点文献
高速大容量异步FIFO
MIG
FPGA
DDR2 SDRAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导