基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种针对音频解嵌中的音频帧输出而采用的特定异步FIFO的设计.重点阐述了针对这一特定情况需要考虑到的FIFO深度及读写指针复位控制以及利用读写地址格雷码对FIFO的空、满标志信号的产生电路进行逻辑设计,用Verilog HDL硬件描述语言对电路进行RTL级设计,并使用Modelsim进行功能仿真,最后通过FPGA进行验证.
推荐文章
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
一种高性能异步FIFO的设计与实现
异步FIFO
亚稳态
多时钟
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于音频解嵌的异步FIFO设计及FPGA实现
来源期刊 微型机与应用 学科 工学
关键词 异步FIFO 音频解嵌 格雷码 仿真
年,卷(期) 2011,(9) 所属期刊栏目 硬件纵横
研究方向 页码范围 15-17
页数 分类号 TP344
字数 2472字 语种 中文
DOI 10.3969/j.issn.1674-7720.2011.09.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 卢结成 中国科学技术大学电子科学与技术系 28 146 6.0 10.0
2 刘飞 中国科学技术大学电子科学与技术系 71 509 12.0 19.0
3 刘玉梅 中国科学技术大学电子科学与技术系 5 10 2.0 3.0
4 姜文奇 中国科学技术大学电子科学与技术系 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (20)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步FIFO
音频解嵌
格雷码
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导