原文服务方: 工业仪表与自动化装置       
摘要:
针对设计异步FIFO的难点,分析了异步FIFO的结构和工作原理,提出了一种切实可行的设计方法.通过对空满信号的控制确保数据的正确写入与读出,采用了格雷码的方式最大限度降低了电路中亚稳态出现的概率.结果表明,该设计能够使数据稳定地写入和读出,同时资源利用率较高.
推荐文章
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
基于FPGA的异步FIFO的设计方案及性能
异步FIFO
亚稳态
二级同步链
格雷码
移位码
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的异步FIFO的研究和设计
来源期刊 工业仪表与自动化装置 学科
关键词 异步FIFO 亚稳态 格雷码 FPGA
年,卷(期) 2013,(2) 所属期刊栏目 经验交流
研究方向 页码范围 67-69,75
页数 4页 分类号 TP334.4
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程光伟 西安工业大学电子信息工程学院 32 154 8.0 11.0
2 刘大伟 西安工业大学电子信息工程学院 1 12 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (12)
同被引文献  (18)
二级引证文献  (11)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(6)
  • 引证文献(3)
  • 二级引证文献(3)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(5)
  • 引证文献(4)
  • 二级引证文献(1)
2018(4)
  • 引证文献(2)
  • 二级引证文献(2)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异步FIFO
亚稳态
格雷码
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
工业仪表与自动化装置
双月刊
1000-0682
61-1121/TH
大16开
1971-01-01
chi
出版文献量(篇)
3676
总下载数(次)
0
总被引数(次)
18688
论文1v1指导