基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高硬件运行速度和资源利用率,利用硬件并行化的思想改进传统算法的处理模式,将遗传算法传统实现方法的控制部分分解到各模块内部,按照流水线模式,应用现场可编程逻辑门阵列(FPGA)高速实现.综合后时钟频率达到137.08 MHz,演化1代需64个时钟周期,即0.467 μs.实现结构节约硬件资源,效率高,使大规模遗传算法的高速硬件实现成为可能.
推荐文章
基于DSP+FPGA的遗传算法硬件实现
遗传算法
旅行商问题
FPGA
DSP
多核计算环境下改进的主从式并行遗传算法
并行遗传算法
多核计算环境
主从式
旅行商问题
网格平台下并行遗传算法的设计
遗传算法
粗粒度并行遗传算法
网格计算
基于FPGA的并行遗传算法硬件实现的研究
遗传算法
并行
现场可编程门阵列
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 并行化改进遗传算法的FPGA高速实现方法
来源期刊 信息与电子工程 学科 工学
关键词 遗传算法 硬件并行化 现场可编程逻辑门阵列 演化
年,卷(期) 2012,(1) 所属期刊栏目 信号与信息处理
研究方向 页码范围 107-109,117
页数 分类号 TN74
字数 2125字 语种 中文
DOI 10.3969/j.issn.1672-2892.2012.01.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 窦衡 电子科技大学电子工程学院 16 73 6.0 8.0
2 张妮娜 电子科技大学电子工程学院 2 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (95)
参考文献  (7)
节点文献
引证文献  (3)
同被引文献  (6)
二级引证文献  (1)
1959(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(2)
  • 参考文献(0)
  • 二级参考文献(2)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(3)
  • 参考文献(3)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
遗传算法
硬件并行化
现场可编程逻辑门阵列
演化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导