基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种基于现场可编程门阵列(FPGA)的通用异步串行控制器(UART)的IP核,该核符合串行通信协议,具有可重配置、可扩展性、灵活性、兼容性、功耗低的优点,适合于SOC应用.设计使用Verilog HDL硬件描述语言在Quartusll 环境下进行设计、综合、布局布线,在Model Sim下仿真,最后在FPGA上嵌入UART的IP核实现异步串行通信功能.
推荐文章
基于Artix-7 FPGA的异步高速串行通信IP设计
高速率通信
异步串行通信
DSP
ARM
Artix-7
处理器
基于FPGA的UART IP核设计与实现
IP核
UART
Verilog HDL
FPGA
通用异步串行通信接口的IP核设计
通用异步串行通信接口
IP
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的通用异步串行接口IP软核设计与实现
来源期刊 工业控制计算机 学科 工学
关键词 FPGA IP核 通用异步串行控制器
年,卷(期) 2012,(9) 所属期刊栏目 数据采集与通信
研究方向 页码范围 56-57
页数 分类号 TN47|TN791
字数 2710字 语种 中文
DOI 10.3969/j.issn.1001-182X.2012.09.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李大习 8 28 3.0 5.0
2 张兴堂 4 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (8)
二级引证文献  (4)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
IP核
通用异步串行控制器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
工业控制计算机
月刊
1001-182X
32-1764/TP
大16开
南京市龙蟠路173号江苏省计算技术研究所
28-60
1988
chi
出版文献量(篇)
13243
总下载数(次)
60
总被引数(次)
46621
论文1v1指导