基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
可重构多处理器阵列上的容错技术可用来重构含有故障单元的处理器阵列,以便获得最大可用的目标阵列.现有的研究成果主要侧重于重构算法的构造,还没有涉及对重构后目标阵列的同步通讯性能的研究.提出了一种改善目标阵列同步通讯性能的电路优化算法,用来降低目标阵列行与行之间通讯的延时,使得相邻两行处理器的通讯尽可能达到同步.实验结果表明,提出的算法对不同大小、不同故障率的阵列都有相应的同步通讯性能的改善.
推荐文章
可重构阵列处理器Harris算法并行化实现
Harris算法
可重构阵列处理器
并行性
一种面向分组密码的粗粒度可重构阵列及 AES 算法映射
粗粒度可重构阵列
动态部分可重构
算法映射
AES
可重构阵列自主容错方法
数字测控系统
可重构硬件
芯片级自主容错
在线布局布线
硬件辅助布线
乘法器
向下全互连可重构阵列设计与实现
向下全互连
动态可重构
FPGA
FFT算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构阵列的同步性能优化算法
来源期刊 计算机科学 学科 工学
关键词 超大规模集成电路(VLSI)处理器阵列 重构算法 容错 同步优化算法
年,卷(期) 2012,(3) 所属期刊栏目 体系结构
研究方向 页码范围 295-298,封3
页数 分类号 TP303
字数 3829字 语种 中文
DOI 10.3969/j.issn.1002-137X.2012.03.068
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 武继刚 天津工业大学计算机科学与软件学院 24 102 6.0 8.0
2 段新明 天津工业大学计算机科学与软件学院 10 17 2.0 4.0
3 张元瑞 天津工业大学计算机科学与软件学院 1 10 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (5)
参考文献  (10)
节点文献
引证文献  (10)
同被引文献  (3)
二级引证文献  (2)
1966(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(2)
  • 参考文献(2)
  • 二级参考文献(0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(2)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(5)
  • 引证文献(5)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
超大规模集成电路(VLSI)处理器阵列
重构算法
容错
同步优化算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机科学
月刊
1002-137X
50-1075/TP
大16开
重庆市渝北区洪湖西路18号
78-68
1974
chi
出版文献量(篇)
18527
总下载数(次)
68
总被引数(次)
150664
论文1v1指导