基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
根据源同步的一些基本问题,在Cadence仿真环境下,对源同步时序进行仿真,仿真结果表明,设计能满足噪声容限和过冲,仿真后的可知数据线和时间的延时约为0.3 ns,满足源同步系统设计要求。
推荐文章
基于Cadence的DDR源同步时序仿真研究
时序完整性
建立时间
保持时间
飞行时间
缓冲延时
基于Cadence的DDR源同步时序仿真研究
时序完整性
建立时间
保持时间
飞行时间
缓冲延时
基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真
高速PCB设计
信号完整性
反射
串扰
时序
SI分析及仿真
基于Cadence的DDRⅡ仿真设计
拓扑
仿真
信号完整性
信号质量
时序
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Cadence的源同步时序仿真
来源期刊 电子科技 学科 工学
关键词 信号完整性 源同步时序 Cadence
年,卷(期) 2012,(5) 所属期刊栏目 电子·电路
研究方向 页码范围 38-40,43
页数 4页 分类号 TN911.7
字数 2231字 语种 中文
DOI 10.3969/j.issn.1007-7820.2012.05.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程号 西安电子科技大学电子工程学院 3 85 3.0 3.0
2 朴卫杰 西安电子科技大学电子工程学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (7)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (4)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
信号完整性
源同步时序
Cadence
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导