作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文利用等精度测量原理,通过EDA技术运用VHDL编程设计一个频率计.精度范围在0.1-100MHz,给出实现代码和仿真波形,基于VHDL等精度频率计设计具有较高的实用性和可靠性。
推荐文章
基于Nios Ⅱ的等精度频率计设计
FPGA
Nios Ⅱ
等精度
频率测量
基于CPLD的等精度频率计的设计
频率计
等精度测量
单片机
CPLD
基于等精度原理双踪频率计的设计
频率计
双踪测量
实用型
高精度
高灵敏度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL等精度频率计的设计
来源期刊 福建电脑 学科 工学
关键词 VHDL 等精度 FPGA
年,卷(期) 2012,(4) 所属期刊栏目 应用与开发
研究方向 页码范围 181-182
页数 2页 分类号 TP368.1
字数 1850字 语种 中文
DOI 10.3969/j.issn.1673-2782.2012.04.081
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VHDL
等精度
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
福建电脑
月刊
1673-2782
35-1115/TP
大16开
福州市华林邮局29号信箱
1985
chi
出版文献量(篇)
21147
总下载数(次)
86
总被引数(次)
44699
论文1v1指导