作者:
原文服务方: 现代电子技术       
摘要:
根据相位重合点理论对等精度数字频率计进行改进,采用该理论可使对标准频率信号和待测频率的计数同时开始,消除了对标准频率信号计数时±1个周期的误差。系统设计主要包括三部分:待测频率的整形放大部分;计数部分,采用CPLD,相位重合点的检测也在CPLD中完成;频率的计算和显示部分由单片机AT89C51完成。CPLD部分的仿真使用Max+Plus Ⅱ,单片机部分的仿真使用Protues软件。测试结果表明,待测频率在1 Hz~10 MHz范围内,频率计测量精度高,稳定性好。
推荐文章
基于CPLD与51单片机的数字频率计的设计与应用
数字频率测量
单片机
CPLD
Verilog HDL
基于VHDL的高精度数字频率计的设计与实现
VHDL
频率测量
量化误差
EP2C20F484C7
一种基于单片机的数字频率计的实现
单片机
数字频率计
测频
译码
基于CPLD的简易数字频率计的设计
CPLD
VHDL
频率计
设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD和单片机的等精度数字频率计设计
来源期刊 现代电子技术 学科
关键词 相位重合点理论 CPLD 等精度数字频率计 Max+Plus Ⅱ
年,卷(期) 2015,(10) 所属期刊栏目 电子与信息器件
研究方向 页码范围 118-120,123
页数 4页 分类号 TN710-34|TM935.13
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李莉 山西工程技术学院信息工程与自动化系 5 7 1.0 2.0
2 熊晶 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (34)
参考文献  (9)
节点文献
引证文献  (7)
同被引文献  (48)
二级引证文献  (9)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(6)
  • 参考文献(2)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(4)
  • 参考文献(2)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(6)
  • 参考文献(3)
  • 二级参考文献(3)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(7)
  • 引证文献(2)
  • 二级引证文献(5)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
相位重合点理论
CPLD
等精度数字频率计
Max+Plus Ⅱ
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导