作者:
原文服务方: 工业仪表与自动化装置       
摘要:
分析了数字式频率计测量的原理,在需求分析的基础上设计了频率计的硬件电路.用C语言及Verilog HDL硬件设计语言分别编制了单片机及CPLD上的人机交互、测量运算、数据处理等各个功能模块,实现了数字式频率测量的功能.实际应用表明,该数字频率计达到了预期的目标,能满足应用的要求.
推荐文章
基于CPLD和单片机的等精度数字频率计设计
相位重合点理论
CPLD
等精度数字频率计
Max+Plus Ⅱ
一种基于单片机的数字频率计的实现
单片机
数字频率计
测频
译码
基于CPLD的简易数字频率计的设计
CPLD
VHDL
频率计
设计
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD与51单片机的数字频率计的设计与应用
来源期刊 工业仪表与自动化装置 学科
关键词 数字频率测量 单片机 CPLD Verilog HDL
年,卷(期) 2010,(6) 所属期刊栏目
研究方向 页码范围 95-97,108
页数 分类号 TP216.1
字数 语种 中文
DOI 10.3969/j.issn.1000-0682.2010.06.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙鸿 3 4 1.0 1.0
2 何颖 东南大学自动化学院 3 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字频率测量
单片机
CPLD
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
工业仪表与自动化装置
双月刊
1000-0682
61-1121/TH
大16开
1971-01-01
chi
出版文献量(篇)
3676
总下载数(次)
0
总被引数(次)
18688
论文1v1指导