基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍一种基于MLC闪存和AHB总线的高速大容量数据控制系统的硬件实现方法,所提出的闪存控制器实现带8个8K字节缓冲器的高效率缓冲管理控制器来管理8个通道,每个通道可以连接8个闪存芯片。文中还介绍了快闪存储器存储单元的空白检查和交叉存取操作。实验结果证明该固态盘控制器的最高读速度为230.2MB/s,最高写速度为101.9MB/s.最后给出了控制器的综合结果和功耗分析,在24比特BCH纠错与一个通道的配置条件下,控制器的实现需要315K逻辑门。
推荐文章
基于固态硬盘的闪存阵列并行结构设计
固态硬盘
闪速存储器
写入带宽
流水线技术
并行结构
基于FPGA的多通道控制器的设计与模拟实现
嵌入式系统
IP复用
NiosⅡ软核处理器
多通道控制
基于SOPC的多通道智能PID控制器
模糊控制器
PID控制器
模块化设计
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 针对固态硬盘应用的多通道闪存控制器实现
来源期刊 中国集成电路 学科 工学
关键词 NAND F1ash SSD AHB
年,卷(期) 2012,(1) 所属期刊栏目 设计
研究方向 页码范围 36-41
页数 分类号 TP274.2
字数 3639字 语种 中文
DOI 10.3969/j.issn.1681-5289.2012.01.050
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈宏铭 北京大学上海微电子研究院 8 47 4.0 6.0
2 程玉华 北京大学上海微电子研究院 10 47 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (37)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
NAND
F1ash
SSD
AHB
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导