作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于集成电路规模与设计工艺不断发展的现状,SI问题日益突出和严重。系统介绍了SOC设计SI的概念、分类及产生基理,根据电路工程设计经验,重点阐述了在SOC设计SI的设计、优化、分析方法,介绍了利用EDA设计工具在芯片设计过程中对SI进行阻止、优化、分析的流程及方法,并对各种设计优化方法进行了利弊的对比分析,对芯片设计提供了很好的指导,结合EDA工具及合理的设计流程方法能够有效的保证芯片设计的良率和性能。
推荐文章
SoC芯片中关键路径的优化方法研究
SoC
综合
RTL优化
关键路径
SOC与芯片设计方法
SOC
芯片设计方法
IC
IP核
55 nm工艺下 SoC漏电功耗优化方法研究
低功耗设计
多阈值
55 nm工艺
布局布线
片上系统
物理设计
一种在电路SOC验证接口设计方法研究
在电路
SoC
验证
在系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SOC设计SI分析优化方法研究
来源期刊 电子设计工程 学科 工学
关键词 信号完整性 双倍间距 功能噪声 延迟噪声 时序窗口
年,卷(期) 2012,(6) 所属期刊栏目 计算机技术与应用
研究方向 页码范围 26-28
页数 3页 分类号 TN492
字数 1893字 语种 中文
DOI 10.3969/j.issn.1674-6236.2012.06.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李春伟 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1967(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(3)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
信号完整性
双倍间距
功能噪声
延迟噪声
时序窗口
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计工程
半月刊
1674-6236
61-1477/TN
大16开
西安市高新区高新路25号瑞欣大厦10A室
52-142
1994
chi
出版文献量(篇)
14564
总下载数(次)
54
总被引数(次)
54366
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导